Standaard Boekhandel gebruikt cookies en gelijkaardige technologieën om de website goed te laten werken en je een betere surfervaring te bezorgen.
Hieronder kan je kiezen welke cookies je wilt inschakelen:
Technische en functionele cookies
Deze cookies zijn essentieel om de website goed te laten functioneren, en laten je toe om bijvoorbeeld in te loggen. Je kan deze cookies niet uitschakelen.
Analytische cookies
Deze cookies verzamelen anonieme informatie over het gebruik van onze website. Op die manier kunnen we de website beter afstemmen op de behoeften van de gebruikers.
Marketingcookies
Deze cookies delen je gedrag op onze website met externe partijen, zodat je op externe platformen relevantere advertenties van Standaard Boekhandel te zien krijgt.
Je kan maximaal 250 producten tegelijk aan je winkelmandje toevoegen. Verwijdere enkele producten uit je winkelmandje, of splits je bestelling op in meerdere bestellingen.
In diesem Buch haben wir einen 64-Bit-Decoder, einen IoT-fähigen Decoder (Internet of Things), einen energieeffizienten Ampelcontroller, sensorbasierte automatische Barrieren an öffentlichen Bahnübergängen, einen mobilen Ladungssensor mit LVCMOS-IO-Standard, eine biomedizinische Armbanduhr, einen Unicode-Leser für Griechisch, Latein und Sindhi, eine Digitaluhr und einen FIR-Filter mit Verilog entworfen. Dabei verwenden wir Designziel, Kapazitätsskalierung, Frequenzskalierung, thermisch orientierten Designansatz, Clock Gating, Spannungsskalierung, LVCMOS-IO-Standards, HSTL-IO-Standards und SSTL-IO-Standards. Wir verwenden die neuesten Virtex-6-, Kintex-7- und Artix-7-FPGAs auf Basis der 28-nm- und 40-nm-Technologie. Wir verwenden XPower Analyzer für die Leistungsabschätzung und Xilinx für die Simulation der Hardwarebeschreibungssprache. Zusammenfassend haben wir mehr als 10 verschiedene Schaltungen und 10 verschiedene energieeffiziente Techniken behandelt, die Forschern und Lernenden helfen werden, diese Techniken zu erlernen und in ihren eigenen Entwürfen anzuwenden, um energieeffiziente Entwürfe mit Verilog zu erstellen.