Standaard Boekhandel gebruikt cookies en gelijkaardige technologieën om de website goed te laten werken en je een betere surfervaring te bezorgen.
Hieronder kan je kiezen welke cookies je wilt inschakelen:
Technische en functionele cookies
Deze cookies zijn essentieel om de website goed te laten functioneren, en laten je toe om bijvoorbeeld in te loggen. Je kan deze cookies niet uitschakelen.
Analytische cookies
Deze cookies verzamelen anonieme informatie over het gebruik van onze website. Op die manier kunnen we de website beter afstemmen op de behoeften van de gebruikers.
Marketingcookies
Deze cookies delen je gedrag op onze website met externe partijen, zodat je op externe platformen relevantere advertenties van Standaard Boekhandel te zien krijgt.
Je kan maximaal 250 producten tegelijk aan je winkelmandje toevoegen. Verwijdere enkele producten uit je winkelmandje, of splits je bestelling op in meerdere bestellingen.
A phase locked loop (PLL) plays significant role in analog and digital systems. It is a control system that generates an output signal in-phase of the input reference signal. This report has presented a low-power PLL implemented in 130nm CMOS technology for communication systems. The improved power efficient design of PLL consists of a phase detector; a charge pump, low pass filter, and bulk driven three stage ring VCO. The VCO is the main part PLL design. The proposed three, five and seven stages ring VCOs are presented in this report. The proposed three stage ring VCO shows better performance in terms of tuning range (917.43 MHz-4189.53 MHz) and power consumption (14.67µW). The output frequency of VCO shows almost linear relationship with the control voltage. The key design objectives of PLL are size, power consumption, lock range and frequency range of the VCO. The proposed low power, small area PLL has great potential in implantable bio-medical and wireless systems.